免费获取|
论文天下网
  • 论文天下网 |
  • 原创毕业论文 |
  • 论文范文 |
  • 论文下载 |
  • 计算机论文 |
  • 论文降重 |
  • 毕业论文 |
  • 外文翻译 |
  • 免费论文 |
  • 开题报告 |
  • 心得体会 |

当前位置:论文天下网 -> 论文下载 -> 通信工程论文

四路分接器的设计

本文ID:16684 字数:15196,页数:31

下载地址 全文下载链接(充值:¥128.00元) 

论文编号:TX326  论文字数:15196,页数:31

摘要
 数字复接技术是数字通信网的一门基础技术。它发展到20世纪80年代已经趋于成熟,它不仅是与信源编码、数字传输、数字交换相并列的专门技术,而且还是网同步中的帧调整,线路集中器中的线路复用及数字交换中的时分接续等技术的基础。一个数字复接系统由数字复接器、数字分接器和传输信道共同构成。
 本文提出了基于FPGA技术实现数字复接系统的设计中有代表性的较简单的四路同步分接器系统总体设计。数字分接器的作用主要是将数字复接器复接后经过传输的到达接收端口的信号进行解复接的操作,将信号还原。这次设计Max+plusII软件来进行仿真设计。相对VHDL文本的输入方法,本设计采用了原理图输入法来完成设计,提高设计的效率。
 迄今为止,很少用FPGA来实现复接器专用芯片的设计,所以本次设计有它的设计意义与研究价值。
 
关键词: 四路分接器,VHDL, Max+plusII
 ABSTRACT

 Digital multiplexing technology is a digital communications network based on a technology. When the 80's years of the 20th century it have become more mature, and it is not only the technical expertise along with a source coding, digital transmission, digital switching, but also the division basis of the use in the frame synchronization network adjustment, line concentrator reuse of lines and digital switching follow-up of technologies such as time. A digital multiplexer is made up with the digital multiplexer system, the digital distribution and the transmission channel .     In this paper, it’s a digital multiplexer system based on FPGA technology to achieve a system of the four-way synchronization system design Demultiplexer which is design simpler and more representative . The mainly useful of Digital Demultiplexer will be that the signal ,which had been multiplexered by the digital multiplexer and after it transmission through the signals channel and reach the receiving , access the operation of demultiplexing, the signal will be reduction. The design used the Max + plusII design simulation software . Relative VHDL text input method, experimental schematic used to complete the design input to improve the efficiency of the design.     To date, people unusually use FPGA to achieve the Digital multiplexing technology design, so the design of the significance have its design and research value.

Keywords: Digital Demultiplexer , VHDL, Max+plusII

目录

摘要 I
ABSTRACT II
第1章 引言 1
 1.1  课题设计的历史及发展前景 1
 1.2  研究内容 2
第2章 开发平台及语言介绍 3
 2.1 MAX+PLUS II介绍 3
 2.2 FPGA介绍 5
 2.3 VHDL介绍 6
第3章 四路分接器 8
 3.1 数字分接器原理框图 8
 3.2 位同步时钟信号的提取 9
 3.3 帧同步信号的提取 10
 3.4 时序信号恢复 10
 3.5分路器模块 10
第4章 四路分接器的建模 12
 4.1系统功能要求 12
 4.2 四路同步分接器的功能框图模型 13
第5章 同步分接器的设计 14
 5.1各部分功能模块的原理图 14
 5.1.1 32位输出的串/并变换电路模块 14
 5.1.2 时序信号恢复模块 15
 5.1.3 分路器模块的原理图 18
 5.1.4 串/并、并/串变换器模块的原理图 20
 5.2顶层原理图的建立 22
 5.2.1时序仿真 23
 5.3 设计中遇到的问题 23
第6章 结束语 25
致谢 26
参考文献 27

相关论文
上一篇:最大比分集OFDM系统C语言实现 下一篇:粮仓多点温度测量系统的设计与实现
推荐论文 本专业最新论文
Tags:路分接 设计 2011-04-01 09:10:50【返回顶部】

相关栏目

教育管理论文
汉语言文学
学前教育论文
心理学论文
小学教育论文
现代教育技术
数学与应用数学
数学教育论文
工商管理
人力资源管理
财务会计
法律论文
行政管理论文
物流专业论文
电子商务论文
理工科论文
物理学论文
乡镇企业管理
电视制片管理
文化产业管理
物业管理论文
毕业论文下载
包装工程论文
印刷工程论文
工业工程论文
信息管理论文
生物工程论文
制药工程论文
电子信息工程
通信工程论文
电气工程论文
信息计算科学
药学专业毕业论文


关于我们 | 联系方式 | 论文说明 | 网站地图 | 免费获取 | 钻石会员 | 原创毕业论文

 

论文天下网提供论文检测,论文降重,论文范文,论文排版,网站永久域名WWW.GEPUW.NET

本站部分文章来自网友投稿上传,如发现侵犯了您的版权,请联系指出,本站及时确认并删除  E-mail: 893628136@qq.com

Copyright@ 2009-2022 GEPUW.NET 论文天下网 版权所有