免费获取|
论文天下网
  • 论文天下网 |
  • 原创毕业论文 |
  • 论文范文 |
  • 论文下载 |
  • 计算机论文 |
  • 论文降重 |
  • 论文排版 |
  • 外文翻译 |
  • 免费论文 |
  • 开题报告 |
  • 心得体会 |

当前位置:论文天下网 -> 论文范文 -> 电子通信

ADF4193芯片简介及应用电路设计

本文ID:1017 字数:14600.页数:34

下载地址 全文下载链接(充值:¥30.00元) 

字数:14600.页数:34

 

摘要:
ADF4193频率合成器可用于实现本机振荡在上变频和下变频部分的无线电接收机和发射机。对基站而言,它的设计目的是为满足GSM/EDGE的松簧时间。它由一低噪声、数字相频检波器(PFD)和一精密充电泵组成。对外部压控振荡器(VCO)来说,还有一差分放大器转换为差动充电泵输出单一终端电压。对N分频器而言,Σ-Δ装置的部分插入器允许可编程模数部分的N分频。另外,4位基准(R)计数器和芯片内倍频器允许基准信号(REFIN)频率在PFD的输入。如果合成器被用于外部环路滤波器和一压控振荡器,可用一完全相位锁定环路(PLL)。交换结构确保了锁相环调整内部时间间隙在保护期间,消除了对一次锁相环和隔离开关的需要。这种设计降低了成本、复杂性、保护电路和特性在开关式GSM PLL结构中。
Abstract:
The ADF4193 frequency synthesizer can be used to implement local oscillators in the up conversion and down conversion sections of wireless receivers and transmitters. Its architecture is specifically designed to meet the GSM/EDGE lock time requirements for base stations. It consists of a low noise, digital phase frequency detector (PFD), and a precision differential charge pump. There is also a differential amplifier to convert the differential charge pump output to a single ended voltage for the external voltage controlled oscillator (VCO). The Σ-Δ based fractional interpolator, working with the N divider, allow programmable modulus fractional-N division. Additionally, the 4-bit reference (R) counter and on-chip frequency douber allows selectable reference signal (REFIN) frequencies at the PFD input. A complete phase-locked loop (PLL) can be implemented if the synthesizer is used with an external loop filter and a VCO. The switching architecture ensures that the PLL settles inside the GSM time slot guard period, removing the need for a second PLL and associated isolation switches. This decreases cost, complexity, PCB area, shielding, and characterization on previous ping-pong GSM PLL architectures .


关键词:
寄存器、程序设计、应用、结构


Key words:
register、programming、applications、Structure

目   录

 

技术要求………………………………………………………………………3
定时特征………………………………………………………………………6
绝对最大额定值………………………………………………………………6
引脚配置与函数描述…………………………………………………………8
典型性能品质特性曲线…………………………………………………… 10
概述………………………………………………………………………… 12
    基准输入部分………………………………………………………… 12
    射频输入级…………………………………………………………… 13
寄存器图…………………………………………………………………… 17
FRAC/INT寄存器(R0)……………………………………………… 18
MOD/R寄存器(R1)……………………………………………………19
相位寄存器(R2)……………………………………………………… 21
函数寄存器(R3)……………………………………………………… 21
充电泵寄存器(R4)…………………………………………………… 22
下电寄存器(R5)……………………………………………………… 23
    多路寄存器(R6)……………………………………………………… 24
设计………………………………………………………………………… 24
    工作例子……………………………………………………………… 25
    分支机构……………………………………………………………… 25
    上电初始化…………………………………………………………… 26
    改变锁相环的频率和相位检查表…………………………………… 27
应用………………………………………………………………………… 28
    GSM本机振荡器……………………………………………………… 28
    连接电路……………………………………………………………… 30
    对集成电路芯片比例封装组件PCB设计方针……………………… 31
外部尺寸…………………………………………………………………… 32
    命令指令……………………………………………………………… 32

相关论文
上一篇:LMX2310U/LMX2311U/LMX2312U/LMX2.. 下一篇:基于ADF4116/4117/4118的芯片简介..
推荐论文 本专业最新论文
Tags:ADF4193芯片 简介 应用 电路设计 2009-06-09 16:15:12【返回顶部】

相关栏目

自动化专业
电子机电类
测控技术
机械模具设计
金融专业
电子通信
交通工程专业
英语专业
会计专业
政治学行政学
财务管理
国际贸易
法律专业
社会工作专业
物流论文
人力资源
食品科学生物技术
市场营销
土木工程
化学工程与工艺
旅游管理专业
工商管理
工程管理
其他专业论文


关于我们 | 联系方式 | 论文说明 | 网站地图 | 免费获取 | 钻石会员 | 原创毕业论文

 

论文天下网提供论文检测,论文降重,论文范文,论文排版,网站永久域名WWW.GEPUW.NET

本站部分文章来自网友投稿上传,如发现侵犯了您的版权,请联系指出,本站及时确认并删除  E-mail: 893628136@qq.com

Copyright@ 2009-2022 GEPUW.NET 论文天下网 版权所有