免费获取|
论文天下网
  • 论文天下网 |
  • 原创毕业论文 |
  • 论文范文 |
  • 论文下载 |
  • 计算机论文 |
  • 论文降重 |
  • 论文排版 |
  • 外文翻译 |
  • 免费论文 |
  • 开题报告 |
  • 心得体会 |

当前位置:论文天下网 -> 免费论文 -> 电子专业

VHDL数字频率计(二)

方波产生电路在数字电子技术中有非常广泛的应用,如计数、分频、定时和作为时序逻辑电路的时钟脉冲等,多谐振荡器的形式很多选择电路形式的原则是兼顾电路的参数要求和提高芯片的利用率及降低成本。
(方案一)
采用555振荡器构成振荡电路,成本低、易调节、应用广泛,采用555选时器时电源为5V,采用COMS555定时器时电源为3——18V如图(1——1)所示电路。高电平时间为1s,完成开启闸门低电平时间需完成锁存,清0工作、假设为0.2s。若C1=10uF.则由555公式计算得:
      R2=T/0.7C1=0.2s/0.7×10uF=28.6kΩ
取标称值R2=30KΩ,
 R1=T/0.7C1-R2=1s/0.7×10uF-30KΩ=112.9KΩ
 为了调节到时1s的精度,R1由82KΩ的固定电阻和50KΩR电位器串联而成。 多谐振荡器的3脚输出控制脉冲信号,俯冲的频率通过RP进行调节。
 
 (方案二)
 为了获得稳定的时基信号,以控制主控送上门的开启时间,所以采用石英晶体多谐振荡器来产生基信号,电路如图示,电路中所用的石英晶体频率f0=1MHz,可调电阻R1=R2=1K,与非门选74LS00。
 
                         晶体振荡器电路
 
 晶体振荡器有一个控制端VC,当VC为高电平时产生振荡,否则不振荡。
 因为石英晶体产生的频率稳定且精度高,所以这部份采用方案二
分频电路
 (方案一)
 产生标准信号的方法是使用通用型集成电路,这类电路内含有多级二分频器和振荡单元,可以对基准信号进行任意分频,使用十分方便,信成电路CD4060就是常用的电路之一,它是一片14级的二进制串行计数\分频\振荡电路,它主要由两部分组成,一是14级的二分频器其最高分频数214且从第4 级开始至14级除无Q11输出外每级都有输出端子,典型计数时钏频率可达12MHz,另一部份是振荡器,外接不同的元件可组成Re振荡器,经的最高工作频率可达690KHz以上,下图是使用CD4060外接

钟表用石英晶体及电阻,电容器与振荡电路产生32.786KHz方波信号经CD4060内部的分频器可获得对32.786KHz方波信号进行24~214级分频后的时钟信号,即输出频率为2048~2Hz信号由于CD4060的内部分频器最高分频数为214所以啊后只能得到1/2s信号如果需要标准秒信号可以采用一给二分频器来完成这在信成电路很容易实现。
(方案二)
 因要求时基脉冲的周期为1s和10s,而振荡器产生的脉冲信号周期为10-6s,因此必须对振荡器信号进行分频。分频电路采用7级十分频计数器来完成,十进制计数器选用c180。第六级分频输出f6=1Hz,第七级输出f7=0.1Hz,取f6、f7为取样频率,把它们接到时基选择开关上,这样得到的两种取样信号周期分别为T6=1s,T7=10s。
 由于晶振电路采用TTL与非门元件,其输出高电平不能驱动 CMOS电路,故需在分频电路的输入端加一接口电路,以实现电平转换,电路如下图示
 
3、控制电路
(方案一)
 控制电路需要完成计数值锁存和计数器清0两项工作但电路中只有一下降沿故控制电路需要创造一个上升沿和一个负脉冲分别实现锁存和计数器清0两项工作,锁存脉冲下降沿触发,输出一个负脉冲,上升沿将数据锁存,同时触发清0,脉冲将计数器清0 时序图如下所示,锁存脉冲和清0脉冲的宽度之和必须在秒脉冲低电平时间(0.2s)内这里选择20ms脉冲宽度。
 单稳态电路采用74LS123,由74LS123脉冲宽度时间常数决定:
           T=0.45RC
设C=4.7uF则R=20uF/0.45×4.7uF≈9.5KΩ取标称值R=10KΩ
 由于锁存和清0脉冲的触发沿不同,故产生锁存的单稳由TR触发,TR接高电平,而产生清0脉冲的单稳态由TR触发,TR接地,具体电路如下图示
 
 (方案二)
 控制电路的作用主要是控制门的开启和关闭,现时也控制整机逻辑关系。所以我选 用6级环形计数器组成控制电路,即由6个D触发器构成环形计数器。它可以循环移位1电平,也可以循环移位0电平,这里采用循环1电平。控制电路逻辑图如图示      
 
 
 控制电路工作波形如下所示
 


  其工作原理为:先用启动脉冲的FF6置1,其余触发器置0,然后接通时基信号,时基信号作为环形计数器的CP送入,控制电路开始工作。环形计数器一旦启动,立即将Q6端电平送到计数电路清0(Q6接计数电路cr端)此时环形计数器的Q6Q5Q4Q3Q2Q1状态为100000,输入第一个时基脉冲后,状态变为010000,即Q5端为高电平,将主控门打开,实测信号通过主控门进入计数器,计数开始计数经译码显示后,记下所测信号频率值。当环形计数器转至其他状态时,主控门被关闭,计数器停止计数,数码管继续显示被测频率值,直至环形计数器状态变为100000时,计数器清0,数码管显示0.至此,频率计完成一次测量。数码管显示测量结果时间是计数器取样计数时间的四倍,如:时基选择开关置1s挡,频率计计数时间为1s,数码管显示测量结果时间为4s。
 上述电路采用三块C4043双D触发器构成。C043外引线排列图如图示,逻辑功能见表示
 
       
 
 C043逻辑功能表
 
CP D R S Q 
↑ 0 0 0 0 
↑ 1 0 0 1 
↓ X 0 0 Q 
X X 1 0 0 
X X 0 1 1 
X X 1 1 1 
4、主控门电路
(方案一)
       主控门电路的作用是被测信号通过,具体实现右认采用开关电路,如模拟开关,继电器,与门,或门等。这里输入信号是TTL电平信号,故可选用与非门74LS

首页 上一页 1 2 3 4 下一页 尾页 2/4/4

相关论文
上一篇:免费电子论文 多点温度检测系统 下一篇:免费数字电子钟设计
推荐论文 本专业最新论文
Tags:VHDL 数字 频率 2010-04-09 12:42:33【返回顶部】

相关栏目

自动化相关
计算机论文
工程管理论文
法律论文
医学论文
人力资源
电子专业
电气工程
英语论文
行政管理
电子商务
社科文学
教育论文
物流专业
金融专业
财务管理
会计专业
化学化工材料科学
电子通信
环境科学
经济类
机械模具类
报告,总结,申请书
其他专业论文


关于我们 | 联系方式 | 论文说明 | 网站地图 | 免费获取 | 钻石会员 | 原创毕业论文

 

论文天下网提供论文检测,论文降重,论文范文,论文排版,网站永久域名WWW.GEPUW.NET

本站部分文章来自网友投稿上传,如发现侵犯了您的版权,请联系指出,本站及时确认并删除  E-mail: 893628136@qq.com

Copyright@ 2009-2017 GEPUW.NET 论文天下网 版权所有